2005年7月高等教育自學(xué)考試
計(jì)算機(jī)組成原理試題
課程代碼:02318
一、單項(xiàng)選擇題(本大題共15小題,每小題1分,共15分)
在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請將其代碼填寫在題后的括號內(nèi)。錯(cuò)選、多選或未選均無分。
1.若二進(jìn)制數(shù)為10110.11,則相應(yīng)的十進(jìn)制數(shù)為()
A.22.75
B.22.5
C.21.5
D.22.3
2.某機(jī)字長為16位,含一位數(shù)符,用補(bǔ)碼表示,則定點(diǎn)小數(shù)所能表示的絕對值最大的負(fù)數(shù)為()
A.-(1-2-15)
B.-(1-2-16)
C.-2-15
D.-1
3.若[X]補(bǔ)=1.1011,則[-X]補(bǔ)=()
A.1.0101
B.1.1011
C.0.0101
D.0.1011
4.規(guī)格化后尾數(shù)的最高數(shù)位為1的原浮點(diǎn)數(shù)是()
A.所有浮點(diǎn)數(shù)
B.正浮點(diǎn)數(shù)
C.負(fù)浮點(diǎn)數(shù)
D.階碼以2為底的正數(shù)
5.在進(jìn)行布斯補(bǔ)碼一位乘法時(shí),若相鄰兩位乘數(shù)y i y i+1為10時(shí),完成的操作是()
A.減y
B.加x
C.減x
D.加y
6.靜態(tài)存儲器的特點(diǎn)是()
A.寫入的信息靜止不變
B.在電源正常情況下,寫入的信息能長期保持不變
C.只讀不寫,因而信息不再變化
D.停電后,信息仍能長久保持不變
7.選擇Cache替換算法的主要依據(jù)是()
A.采用何種地址映象方式
B.采用何種寫入方法
C.Cache使用的器件
D.Cache的訪問命中率
8.在存儲器堆棧中,若堆棧從地址大的位置向地址小的位置生成,棧底地址為A,SP初值為A+1,則堆棧壓棧操作是()
A.將SP的值加1,然后將數(shù)據(jù)寫入堆棧
B.將SP的值減1,然后將數(shù)據(jù)寫入堆棧
C.向SP所指的存儲位置寫入數(shù)據(jù)
D.向棧底寫入數(shù)據(jù)
9.為了縮短指令中某個(gè)地址段的位數(shù),有效的方法是()
A.采用立即尋址
B.采用直接尋址
C.采用存儲器間接尋址
D.采用寄存器尋址
10.構(gòu)成中央處理器的兩個(gè)主要部分是()
A.控制器和寄存器
B.控制器和運(yùn)算器
C.運(yùn)算器和寄存器
D.控制器和存儲器
11.微程序控制采用()
A.硬連線邏輯實(shí)現(xiàn)
B.組合邏輯電路實(shí)現(xiàn)
C.存儲邏輯實(shí)現(xiàn)
D.時(shí)序電路實(shí)現(xiàn)
12.下列說法中正確的是()
A.串行總線一般用于短距離數(shù)據(jù)傳輸,并行總線主要用于低速數(shù)據(jù)傳輸
B.串行總線一般用于短距離數(shù)據(jù)傳輸,并行總線主要用于高速數(shù)據(jù)傳輸
C.串行總線一般用于長距離數(shù)據(jù)傳輸,并行總線主要用于高速數(shù)據(jù)傳輸
D.串行總線一般用于長距離數(shù)據(jù)傳輸,并行總線主要用于低速數(shù)據(jù)傳輸
13.獲得總線控制權(quán)的設(shè)備稱為()
A.總線控制器
B.總線主設(shè)備
C.總線裁決器
D.總線從設(shè)備
14.計(jì)算機(jī)中的聲卡是()
A.純輸入接口
B.純輸出接口
C.輸入輸出接口
D.非接口部件
15.在計(jì)算硬盤的平均訪問時(shí)間時(shí),不包括
...()
A.平均尋道時(shí)間
B.平均旋轉(zhuǎn)延遲時(shí)間
C.控制延時(shí)
D.串并轉(zhuǎn)換時(shí)間
二、填空題(本大題共5小題,每小題2分,共10分)
請?jiān)诿啃☆}的空格中填上正確答案。錯(cuò)填、不填均無分。
16.計(jì)算機(jī)的輸入輸出通道一般可分為選擇通道、___________和___________等三種類型。
17.從基本工作原理上可以將控制器分為___________和___________兩種類型。
18.計(jì)算機(jī)總線的信息傳輸方式有并行傳輸、___________、___________和消息傳輸。
19.在微程序控制器中,存放微指令的專用存儲器稱為___________,一般用___________實(shí)現(xiàn)。
20.在常用的磁盤記錄方式中,具有自同步能力的方式有調(diào)相制、___________和___________等方式。
三、名詞解釋題(本大題共5小題,每小題2分,共10分)
21.軟中斷
22.全雙工總線
23.指令周期
24.原碼
25.存儲器
四、簡答題(本大題共6小題,每小題5分,共30分)
26.動(dòng)態(tài)存儲器(DRAM)依靠什么存儲信息?何為存“1”?何為存“0”?為什么稱為“動(dòng)態(tài)”存儲器?
27.在指令中常用哪些辦法來表明其尋址方式?各有何優(yōu)缺點(diǎn)?
28.為什么連接到總線的所有部件的輸出控制信號中,不能有兩個(gè)同時(shí)為有效信號?
29.何謂同步通信方式?它用在什么場合?
30.何謂向量中斷?有何優(yōu)點(diǎn)和缺點(diǎn)?
31.在DMA預(yù)處理(初始化)時(shí),向磁盤接口送出的尋址信息一般有哪幾項(xiàng)?
五、計(jì)算題(本大題共1小題,10分)
32.用原碼一位除法的恢復(fù)余數(shù)法進(jìn)行7÷3運(yùn)算。要求寫出每一步運(yùn)算過程及運(yùn)算結(jié)果。
六、設(shè)計(jì)題(本大題共2小題,第33小題15分,第34小題10分,共25分)
33.用4K×4位/片的RAM存儲器芯片設(shè)計(jì)一個(gè)16K×8位的存儲器,地址總線A15~A0(低),雙向數(shù)據(jù)總線D7~D0(低),R/W是讀寫控制信號。試畫出存儲器邏輯圖,注明各種信號線,列出片選邏輯式。
34.單總線CPU結(jié)構(gòu)如下圖所示,其中有運(yùn)算部件ALU、寄存器Y和Z、通用寄存器R0~R3、指令寄存器IR、程序計(jì)數(shù)器PC、主存地址寄存器MAR和主存數(shù)據(jù)寄存器DMR等部件。試擬出CPU讀取并執(zhí)行ADD R0,(R1)加法指令的流程,其中R0表示目的尋址是寄存器尋址,(R1)表示源尋址為寄存器間址。