2012年4月高等教育自學(xué)考試
計(jì)算機(jī)組成原理試題
課程代碼:02318
一、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)
在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。
1.存儲(chǔ)器的基本單位字節(jié)的長(zhǎng)度是( )
A.1bit
C.16bit
2.定點(diǎn)小數(shù)是指( )
A.小數(shù)點(diǎn)固定在最低位數(shù)的后面
C.小數(shù)點(diǎn)的位置可以隨意指定
3.-1的8位補(bǔ)碼表示是( )
A.00000001
C.10000000 B.10000001 D.11111111 B.小數(shù)點(diǎn)固定在最高位數(shù)的后面 D.沒(méi)有小數(shù)的數(shù) B.8bit D.32bit
4.二進(jìn)制數(shù)01101011對(duì)應(yīng)的十進(jìn)制數(shù)為( )
A.100
C.117 B.107 D.127
5.下列采用偶校驗(yàn)的8位奇偶校驗(yàn)編碼中正確的是( )
A.10111010
C.01100111 B.11110010 D.00000000
6.下列存儲(chǔ)器中不是半導(dǎo)體存儲(chǔ)器的是( ) ..
A.靜態(tài)存儲(chǔ)器
C.U盤 B.動(dòng)態(tài)存儲(chǔ)器 D.光盤
7.容量為4KB的存儲(chǔ)器的最少地址位數(shù)為( )
A.11
C.13 B.12 D.14
8.下列指令助記符中表示求補(bǔ)操作的是( )
A.ADD
C.AND B.COM D.NEG
9.下列尋址方式中出現(xiàn)在指令“ADDR2,(R1)”中的是( )
A.隱含尋址
C.寄存器間接尋址 B.存儲(chǔ)器間接尋址 D.直接尋址
10.下列寄存器中用于與存儲(chǔ)器之間傳送數(shù)據(jù)的是( )
A.MDR B.MAR
C.PC
11.下列說(shuō)法不正確的是( ) ...
A.硬連線控制器比微程序控制器設(shè)計(jì)復(fù)雜 D.SP
B.硬連線控制器不便于實(shí)現(xiàn)復(fù)雜指令的控制
C.微程序控制器比硬連線控制器速度要快
D.微程序控制器將指令執(zhí)行所需要的控制信號(hào)存放在存儲(chǔ)器中
12.UART接口屬于( )
A.同步串行傳送總線
C.同步并行傳送總線 B.異步串行傳送總線 D.異步并行傳送總線
13.一個(gè)字長(zhǎng)為16位的并行總線包含有幾條數(shù)據(jù)線?( )
A.8條
C.32條 B.16條 D.64條
14.硬盤存儲(chǔ)器與主存儲(chǔ)器直接傳輸數(shù)據(jù)應(yīng)采用( )
A.中斷方式
C.DMA方式 B.程序查詢方式 D.通道方式
15.在多級(jí)中斷方式下,CPU在處理中斷時(shí)( )
A.可響應(yīng)更低級(jí)別的中斷請(qǐng)求
C.禁止其它的中斷請(qǐng)求 B.可響應(yīng)更高級(jí)別的中斷請(qǐng)求 D.可響應(yīng)同級(jí)別的中斷請(qǐng)求
二、名詞解釋題(本大題共3小題,每小題3分,共9分)
16.尋址方式
17.微地址
18.總線主設(shè)備
三、簡(jiǎn)答題(本大題共6小題,每小題5分,共30分)
19.什么是動(dòng)態(tài)存儲(chǔ)器的刷新?如何進(jìn)行刷新?
20.簡(jiǎn)述采用寄存器間接尋址方式的操作數(shù)的讀取過(guò)程。在匯編語(yǔ)言中如何表示?
21.在微程序執(zhí)行時(shí),后繼微指令的微地址的產(chǎn)生方法有哪些方式?
22.CPU處理單一中斷時(shí),響應(yīng)中斷的步驟有哪些?
23.設(shè)一個(gè)磁盤的平均尋道時(shí)間為5ms,數(shù)據(jù)傳輸速率為4MB/s,控制器延遲為1.5ms,磁盤轉(zhuǎn)速為7200轉(zhuǎn)/分
鐘。該磁盤讀一個(gè)512字節(jié)的扇區(qū)的平均時(shí)間是多少?
24.什么是串行傳輸?它有什么特點(diǎn)?
四、簡(jiǎn)單應(yīng)用題(本大題共2小題,每小題9分,共18分)
25.用Booth算法計(jì)算5×(-3)的4位補(bǔ)碼乘法運(yùn)算,要求寫出其運(yùn)算過(guò)程。
26.設(shè)有單總線結(jié)構(gòu)計(jì)算機(jī)的CPU數(shù)據(jù)通路及其與存儲(chǔ)器的連接結(jié)構(gòu)如題26圖所示,其中,R0~R3為通用寄存器,IR為指令寄存器,PC為程序計(jì)數(shù)器,Y和Z為臨時(shí)寄存器,MAR為存儲(chǔ)器地址寄存器,MDR為存儲(chǔ)器數(shù)據(jù)緩沖寄存器。
試寫出指令A(yù)DD R3,R0,Rl的執(zhí)行流程。指令功能為將寄存器R0與寄存器R1的內(nèi)容相加,結(jié)果送入寄存器R3中。
五、存儲(chǔ)器設(shè)計(jì)題(本大題共1小題,13分)
27.用2K×8位/片的存儲(chǔ)芯片構(gòu)成8KB的存儲(chǔ)器,地址線為A15(高)~A0(低)。
(1)需要幾片“2K×8位/片”的存儲(chǔ)芯片?
(2)存儲(chǔ)器共需要幾位地址?是哪幾位?
(3)加至各芯片的地址線是哪幾位?
(4)用于產(chǎn)生片選信號(hào)的地址線是哪幾位(譯碼法)?